自动控制网—学习自动控制技术电气自动化技术从这里开始!

常用的时序逻辑电路(2)

时间:2017-04-27 09:08来源:www.eadianqi.com 编辑:自动控制网
(b)同步二进制加法计数器:异步二进制计数器线路简单,工作速度较慢。同步计数器工作速度较快,电路较复杂。图6所示为同步4位二进制加法计数器的逻辑电路图。从图中可以看出计数脉冲同时供给各触发器,它们的状态变

(b)同步二进制加法计数器:异步二进制计数器线路简单,工作速度较慢。同步计数器工作速度较快,电路较复杂。图6所示为同步4位二进制加法计数器的逻辑电路图。从图中可以看出计数脉冲同时供给各触发器,它们的状态变换和计数脉冲同步。图中每个触发器有多个J端和K端,各J端或各K端之间都是“与”逻辑关系。
各触发器输入端的逻辑表达式(驱动方程)为
J0=K0=1
J1=K1=Q0
J2=K2=Q1Q0
J3=K3= Q2Q1Q0
该计数器的状态表和波形图与异步4位二进制加法计数器相同。分析可知,n位二进制加法计数器能计的最大十进制数为2n-1。 自动控制网www.eadianqi.com版权所有


图6 同步4位二进制加法计数器的逻辑电路图

自动控制网www.eadianqi.com版权所有

②十进制计数器:从4位二进制数码的16种状态中任取10种状态,来表示1位十进制数,可有多种组合,也称编码。常用的编码形式是8421加权码,相应的计数器称8421十进制计数器。图7所为同步十进制加法计数器。

自动控制网www.eadianqi.com版权所有


图7 同步十进制加法计数器

自动控制网www.eadianqi.com版权所有

③集成计数器:将多个触发器构成的计数器做在一块中规模芯片上构成集成计数器,用它可构成所需模数的各种计数器。
④用中规模集成计数器组成任意进制计数器,通常有两种方法:
(a)反馈复位法(或称反馈“清0”法):它是利用中规模组件进行正常计数,当计数器达到N进制进位要求时,形成复位脉冲,并用此脉冲反馈到组件的异步复位(/)端,使计数器复位(“清0”),实现N进制计数功能。
  (b)反馈置数法(或称反馈预置法):根据74LSl6l等通用计数器的功能,可将任意状态译码后反馈到置数命令端(),并在下一个脉冲时给计数器并行输入0000~1111之间的任意一个状态,从而实现任意计数方法的N进制计数器。例如当计数器计到1001时发出反馈信号给,下一个脉冲将计数器置成0100,于是计数器便成为六进制计数器,其状态由0100到1001循环变化。这种方法称反馈预置法。

自动控制网www.eadianqi.com版权所有

本文已影响
推荐内容
  • 学习单片机的步骤

    学习单片机的动机不外乎有四种:一是为兴趣爱好而学,二是为专业而学;三是为饭碗而学...

  • 电子产品的装配工艺流程

    电子产品装配的基本工序大致可分为:装配准备;装联;调试;检验;包装;入库或出厂,...

  • JTAG边界扫描测试原理

    在20世纪八十年代,联合测试行动小组(JTAG,Joint Test Action Group)开发了IEEE114...

  • 可编程逻辑器件的选用

    CPLD和FPGA两者的结构不同,编程工艺也不相同,因而决定了它们应用范围的差别,本节主...

  • FPGA的基本结构

    FPGA由-组排列规则、组合灵活的用户可编程门阵列构成,并由可编程的内部连线连接这些...

  • 现代数字系统设计流程

    现代数字系统的设计流程是指利用EDA开发软件和编程工具对可编程逻辑器件进行开发的过...